《可編程邏輯器件項(xiàng)目開(kāi)發(fā)設(shè)計(jì)》由可編程邏輯器件開(kāi)發(fā)設(shè)計(jì)的基礎(chǔ)知識(shí)、基礎(chǔ)單元、綜合案例三部分組成,內(nèi)容包括可編程邏輯器件基礎(chǔ)、開(kāi)發(fā)設(shè)計(jì)硬件描述語(yǔ)言VHDL、開(kāi)發(fā)設(shè)計(jì)硬件描述語(yǔ)言Verilog HDL、開(kāi)發(fā)設(shè)計(jì)流程和設(shè)計(jì)技巧、基礎(chǔ)器件開(kāi)發(fā)設(shè)計(jì)、單元電路開(kāi)發(fā)設(shè)計(jì)、交通燈控制系統(tǒng)設(shè)計(jì)的FPGA實(shí)現(xiàn)、數(shù)字時(shí)鐘系統(tǒng)設(shè)計(jì)的FPGA實(shí)現(xiàn)、Turbo碼譯碼算法設(shè)計(jì)的FPGA實(shí)現(xiàn)、電梯控制器系統(tǒng)設(shè)計(jì)的FPGA實(shí)現(xiàn)等10個(gè)項(xiàng)目!犊删幊踢壿嬈骷(xiàng)目開(kāi)發(fā)設(shè)計(jì)》以項(xiàng)目的形式,分析了可編程邏輯器件開(kāi)發(fā)設(shè)計(jì)的整個(gè)過(guò)程。內(nèi)容基于器件的開(kāi)發(fā)應(yīng)用,注重開(kāi)發(fā)設(shè)計(jì)技巧和面向工程實(shí)踐;基于項(xiàng)目開(kāi)發(fā)設(shè)計(jì),以基礎(chǔ)知識(shí)為要素、以應(yīng)用為導(dǎo)向、以實(shí)現(xiàn)為驅(qū)動(dòng);基于職業(yè)教育的實(shí)際情況,培養(yǎng)知識(shí)掌握能力、開(kāi)發(fā)設(shè)計(jì)能力、工程實(shí)踐能力、工程應(yīng)用能力和工程創(chuàng)新能力!犊删幊踢壿嬈骷(xiàng)目開(kāi)發(fā)設(shè)計(jì)》可作為電子信息類職教師資專業(yè)教學(xué)培訓(xùn)教材,也適用于相關(guān)專業(yè)教師培訓(xùn)。
|